Сохраните в закладки:
*История изменения цены! Указанная стоимость возможно, уже изменилось. Проверить текущую цену - >
| Месяц | Минимальная цена | Макс. стоимость | Цена |
|---|---|---|---|
| Feb-21-2026 | 5378.65 руб. | 5486.14 руб. | 5432 руб. |
| Jan-21-2026 | 4362.90 руб. | 4449.33 руб. | 4405.5 руб. |
| Dec-21-2025 | 5294.35 руб. | 5400.83 руб. | 5347 руб. |
| Nov-21-2025 | 5251.33 руб. | 5356.72 руб. | 5303.5 руб. |
| Oct-21-2025 | 4193.68 руб. | 4277.23 руб. | 4235 руб. |
| Sep-21-2025 | 5167.24 руб. | 5270.49 руб. | 5218.5 руб. |
| Aug-21-2025 | 5124.38 руб. | 5226.60 руб. | 5175 руб. |
| Jul-21-2025 | 5082.99 руб. | 5184.70 руб. | 5133 руб. |
Новые товары
Характеристики
Описание товара
OpenEP4CE10-C Стандартный # EP4CE10 EP4CE10F17C8N ALTERA Cyclone IV ALTERA FPGA комплект для разработки все I/O расширитель
Плата разработки FPGA предназначена для серии ALTERA Cyclone IV, имеет встроенную EP4CE10 и интегрирует различные стандартные интерфейсы, довольно легко для периферийных экспансий.OpenEP4CE10-CЭто Плата развития FPGA, которая состоит из материнской платыDVK600И основная плата FPGACoreEP4CE10.
OpenEP4CE10-C поддерживает дальнейшее расширение с помощью различных дополнительных аксессуаров для конкретных приложений. Модульная и открытая конструкция делает его идеальным для запуска разработки приложений с устройствами ALTERA Cyclone IV серии FPGA. OpenEP4CE10-C позволяет легко и быстро начать дизайн с процессором Nios II.
Все интерфейсы ввода/вывода выше:
Способен моделироваться как USART, I2C, SPI, PS/2 и т. Д. Способен управлять устройствами, такими как FRAM, FLASH, USB, Ethernet и т. д. SDRAM (синхронное динамическое ОЗУ) интерфейс Для подключения платы аксессуаров SDRAM Также работает как FPGA CPLD разъемы расширения ЖК-дисплей интерфейс,Для подключения LCD22, LCD12864, LCD1602 Однопроводный интерфейс:Легко подключается к однопроводным устройствам (К-92 посылка), таким как датчик температуры (DS18B20), электронный регистрационный номер (DS2401) и т. Д. 5V DC jack Джойстик:Пять положений Зуммер Потенциометр:Для регулировки подсветки LCD22 или LCD12864, LCD1602 регулировка контрастности Мощность переключатель Зуммер джемпер Одно-провода соединительные Джойстик джемперДля джемперов 17-19:
Короткая перемычка для подключения к I/Os, используемая в коде примера Откройте перемычку для подключения к другим пользовательским контактам через перемычкиDVK600 поддерживает широкий спектр различных основных плат, поэтому некоторые интерфейсы могут быть не подключены и бесполезны при подключении к определенной основной плате. Например, при подключении к Core3S500E/CoreEP2C8 '32I/Os_3' не подключен.
Что на CoreEP4CE10Примечание: OpenEP4CE10-C не интегрирует любые функции программирования/отладки, требуется программист/отладчик.
OpenEP4CE10-C FPGA development board поставляется с различными примерами кодов для поддерживаемых периферийных устройств, которые позволяют быстро начать разработку собственного приложения.
Периферийное устройство Описание продукта: Интерфейс Verilog VHDL NIOS II C S29GL128P NorFLASH 32I/Os Y AT24CXX EEPROM I2C √ √ √ FM24CXX Фрам I2C √ √ √ AT45DBXX DATAFLASH SPI √ SD карта Флэш-память SPI √ H57V1262GTR SDRAM (синхронное динамическое ОЗУ) Параллельный √ PCF8563 РТК I2C √ DS18B20 Температура датчик 1-проводной √ √ √ SP3232 Последовательной связи UART √ √ √ SP3485 Последовательной связи UART √ √ √ PL2303 USB UART UART √ √ √ FT245 Usb-fifo Параллельный √ CY7C68013A USB устройство Ввода/вывода √ ENC28J60 Ethernet controller SPI √ Зуммер Звуковое устройство 1I/O (ШИМ) √ √ √ PS/2 клавиатуры Вход устройства PS/2 √ √ Одной кнопки Вход устройства ---- √ √ √ 4x4 клавиатуры Вход устройства 8I/Os √ √ √ Джойстик Вход устройства 5I/Os √ √ √ Светодиодный Дисплей устройства ---- √ √ √ 8 SEG светодиодный Дисплей устройства 13I/Os √ √ √ Монитор с видеографической матрицей Дисплей устройства VGA √ √ Персонаж ЖК-дисплей Дисплей устройства 11I/Os √ √ Графический ЖК-дисплей Дисплей устройства 11I/Os √ 3,2 дюймовый Мульти-Цвет ЖК-дисплей + сенсорный экран Устройство отображения + устройство ввода 32I/Os √Плата разработки OpenEP4CE10-C FPGA интегрирует интерфейс JTAG для программирования/отладки.
JTAG названия и описание сигнала Pin-код Название сигнала Описание продукта: 1 TCK Часы сигнала 2 GND Заземления сигнала 3 TDO Данных от устройства 4 VCC (многоцел) Цель источника питания 5 TMS Джтаг государственного управления машиной 6 NC Без подключения 7 NC Без подключения 8 NC Без подключения 9 TDI Данные устройства 10 GND Заземления сигнала Джтаг заголовокРуководство пользователя CD включает следующие ресурсы разработки:
Сопутствующее программное обеспечение (Quaters II, NIOS II и т. Д.) Демонстрационный код (Verilog, VHDL и NIOS II C) Схема (PDF) FPGA разработка документов (спецификации и т. Д.)
Парик длинный, холодный розовый. По факту точно есть 80 см. Внутри имеется сеточка это плюс. Вроде не электролизуется. Выглядит... Читать отзыв полностью...
Сделала отличное приобретение в виде очень удобных трусов-слипов для повседневного ношения. Это самая подходящая модель на каждый день. Трусики красивые,... Читать отзыв полностью...
Деформация большого пальца мне всё время мешал при одевания обуви. Была у врача, предложили надеть специальные ортопедические скопки для снятия... Читать отзыв полностью...
Взяла по акции, несколько футболок на все лето по очень адекватной цене. Цвет немного отличается от картинки на сайте, но... Читать отзыв полностью...
Заказывала платье S размера. Подошло отлично, так как перед заказом лучше всего измерять свои параметры. Доставка была быстрой, без... Читать отзыв полностью...
Чемодан очень вместительный, качество очень хорошее. Поражает - очень легкий вес для такого объема, что для меня было очень... Читать отзыв полностью...
Обзор
FPGA CPLD разъем основной платы:Для легкого подключения основных плат, которые интегрируют чип FPGA CPLD на борту
Интерфейс 8I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 8I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 16I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 16I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_3,Для подключения комплектующих досок/модулей
EP4CE10F17C8N:Устройство ALTERA Cyclone IV FPGA с функциями:
Рабочая частота:50 МГц
Операционной Напряжение:1,15 V~3,465 V
Посылка:BGA256
Ввода/вывода:164
LEs:10K
Оперативная память:414kb
PLLs: 2
Отладки/программирования:Поддержка jtag
AMS1117-3.3 (с нижней стороны),3,3 V регулятор напряжения
AMS1117-2.5 (с нижней стороны),2,5 V регулятор напряжения
AMS1117-1.2 (с нижней стороны),1,2 V регулятор напряжения
EPCS16,Встроенная последовательная флэш-память, для хранения кода
Мощность индикатор
Светодиоды
Кнопка сброса
Nconfig кнопки:Для повторной настройки чипа FPGA, эквивалент перезарядки питания
50 м для активного отдыха с украшением в виде кристаллов
JTAG интерфейс:Для отладки/программирования
FPGA булавки расширитель,VCC, GND и все порты ввода/вывода доступны на разъемах расширения для дальнейшего расширения
2
3
4
Хорошие легинсы, рисунок яркий- смотрятся классно. Ткань плотная,тугая, но тянется хорошо. Во время тренировок легинсы не сползают и ничего на... Читать отзыв полностью...